Listing of all the works of the author. Click on the work title to get the full information.
Тельпухов Д.В. (Telpukhov D.V.)
2008 | |
| | Амербаев В.М., Тельпухов Д.В., Константинов А.В. Бивалентный дефект модулярных кодов. Выбор технологичных модулей понижающих бивалентный дефект |
2009 | |
| | Тельпухов Д.В., Константинов А.В. Выбор технологичных модулей в задаче оптимизации модульных умножителей и сумматоров |
| | Балака Е.С., Константинов А.В., Тельпухов Д.В. Разработка и сравнение различных вариантов быстродействующих MAC архитектур на базе непозиционных |
| | Амербаев В.М., Тельпухов Д.В., Шарамок А.В. Способ скрытого сложения и особенности его реализации |
2010 | |
| | Тельпухов Д.В., Амербаев В.М., Балака Е.С., Константинов А.В. Методы построения прямых преобразователей модулярной логарифметики ориентированных на ЦОС |
| | Балака Е.С., Тельпухов Д.В. Быстрое преобразование Фурье в системе остаточных классов |
| | Балака Е.С., Константинов А.В., Тельпухов Д.В. Методы оптимизации синтезируемых IP-блоков при реализации "СнК" на основе ПЛИС |
| | Балака Е.С., Амербаев В.М., Константинов А.В., Тельпухов Д.В. Методы ускорения вычислений скалярных произведений векторов в базисе модулярной логарифметики |
| | Балака Е.С., Тельпухов Д.В. Принципы построения специализированного вычислителя для задач матричной алгебры с применением параллельной арифметики |
2011 | |
| | Тельпухов Д.В. Построение обратных преобразователей модулярной логарифметики для устройств цифровой обработки сигналов |
2012 | |
| | Тельпухов Д.В. Построение ускоренных обратных преобразователей рекурсивной модулярной арифметики |
| | Амербаев В.М., Балака Е.С., Константинов А.В., Тельпухов Д.В. Применение аппарата модулярной логарифметики для решения специальных задач матричной алгебры |
| | Амербаев В.М., Тельпухов Д.В., Балака Е.С., Константинов А.В. Реализация обратного преобразователя модулярной арифметики, совмещенного с операцией округления для задач ЦОС |
2013 | |
| | Амербаев В.М., Тельпухов Д.В., Соловьев Р.А. Реализация библиотеки модульных арифметических операций на основе алгоритмов минимизации логических функций |
| | Амербаев В.М., Тельпухов Д.В. Обратный преобразователь модулярной арифметики с использованием неточного ранга для задач ЦОС |
| | Amerbaev V.M., Telpukhov D.V., Stempkovsky A.L., Soloviev Roman Efficient Calculation of Cyclic Convolution by Means of Fast Fourier Transform in a Finite Field |
| | Амербаев В.М., Тельпухов Д.В., Щелоков А.Н., Соловьев Р.А. Реализация библиотеки модульных арифметических операций на основе алгоритмов минимизации логических функций |
2014 | |
| | Соловьев Р.А., Балака Е.С., Тельпухов Д.В. Устройство для вычисления скалярного произведения векторов с коррекцией ошибок на базе системы остаточных классов |
| | Амербаев В.М., Балака Е.С., Соловьев Р.А., Тельпухов Д.В. Анализ и синтез арифметического узла проф. Поспелова Д.А. поля Галуа |
| | Тельпухов Д.В., Амербаев В.М., Балака Е.С., Соловьев Р.А. Разработка аппаратного модулярного фильтра с конечной импульсной характеристикой на базе теоретико-числового быстрого преобразования Фурье |
| | Соловьев Р.А., Тельпухов Д.В. Методика выбора базисных оснований для рекурсивной модулярной арифметики |
| | Амербаев В.М., Соловьев Р.А., Тельпухов Д.В., Щелоков А.Н. Исследование эффективности модулярных вычислительных структур при проектировании аппаратных однотактных умножителей |
| | Stempkovsky A.L., Amerbaev V.M., Soloviev Roman, Isaeva T.Yu., Balaka E.S., Telpukhov D.V. Principles of recursive Residue Number System computation |
| | Амербаев В.М., Соловьев Р.А., Тельпухов Д.В., Щелоков А.Н. Исследование и разработка аппаратных однотактовых умножителей на базе модулярных вычислительных структур |
| | Amerbaev V.M., Soloviev Roman, Telpukhov D.V. Hardware implementation of fir filter based on number-theoretic fast fouriertransform in residue number system |
| | Стемпковский А.Л., Соловьев Р.А., Тельпухов Д.В., Соловьев А.Н., Мячиков М.В. Моделирование возникновения неисправностей для оценки надежностных характеристик логических схем |
| | Соловьев Р.А., Тельпухов Д.В., Амербаев В.М., Балака Е.С. Построение обратных преобразователей модулярной арифметики с коррекцией ошибок на базе полиадического кода |
| | Амербаев В.М., Соловьев Р.А., Тельпухов Д.В. Метод вычисления циклической свертки на базе БПФ с использованием чисел Прота |
2015 | |
| | Стемпковский А.Л., Тельпухов Д.В., Соловьев Р.А., Рухлов В.С. Тестовая система для сравнения алгоритмов, увеличивающих надежность комбинационных схем |
| | Тельпухов Д.В., Соловьев Р.А., Рухлов В.С., Поперечный П.С. Особенности проектирования модулярных многовходовых сумматоров с помощью современных САПР |
| | Соловьев Р.А., Тельпухов Д.В., Рухлов В.С., Щелоков А.Н. Автоматическая система тестов для оценки алгоритмов увеличения надежности логических схем |
| | Тельпухов Д.В., Соловьев Р.А., Мячиков М.В. Разработка практических метрик для оценки методов повышения сбоеустойчивости комбинационных схем |
| | Амербаев В.М., Соловьев Р.А., Тельпухов Д.В., Поперечный П.С., Рухлов В.С., Щелоков А.Н., Михмель А.С. Разработка устройства для вычисления результата операции скалярного произведения векторов на базе интрамодулярного разложения комплексных чисел в модулярной арифметике |
| | Соловьев Р.А., Тельпухов Д.В., Поперечный П.С., Щелоков А.Н. Разработка комплексного КИХ фильтра на базе теоремы гаусса об изоморфизме в модулярной арифметике |
| | Амербаев В.М., Балака Е.С., Тельпухов Д.В., Соловьев Р.А. Применение информационной избыточности для повышения надежности арифметического узла вычислительного элемента бимодульной арифметики |
| | Стемпковский А.Л., Тельпухов Д.В., Соловьев Р.А., Мячиков М.В. Повышение отказоустойчивости логических схем с использованием нестандартных мажоритарных элементов |
2016 | |
| | Тельпухов Д.В., Соловьев Р.А., Тельпухова Н.В., Щелоков А.Н. Оценка параметра логической чувствительности комбинационной схемы к однократным ошибкам с помощью вероятностных методов |
| | Балака Е.С., Тельпухов Д.В., Осинин И.П., Городецкий Д.А. Сравнительное исследование и анализ методов аппаратной реализации сумматоров по модулю |
| | Тельпухов Д.В., Соловьев Р.А., Балака Е.С., Рухлов В.С., Михмель А.С. Особенности проектирования модулярных умножителей с помощью современных САПР |
| | Тельпухов Д.В., Рухлов В.С., Рухлов И.С. Исследование и разработка методов оценки сбоеустойчивости комбинационных схем, реализованных в базисе ПЛИС |
| | Стемпковский А.Л., Тельпухов Д.В., Соловьев Р.А., Тельпухова Н.В. Исследование вероятностных методов оценки логической уязвимости комбинационных схем |
| | Гаврилов С.В., Гуров С.И., Жукова Т.Д., Рухлов В.С., Рыжова Д.И., Тельпухов Д.В. Методы повышения сбоеустойчивости комбинационных ИМС на основе избыточного кодирования |
| | Стемпковский А.Л., Соловьев Р.А., Тельпухов Д.В. Повышение сбоеустойчивости логических схем на основе частичного ресинтеза схемы |
| | Стемпковский А.Л., Тельпухов Д.В., Соловьев Р.А., Мячиков М.В., Тельпухова Н.В. Разработка технологически-независимых метрик для оценки маскирующих свойств логических схем |
| | Стемпковский А.Л., Тельпухов Д.В., Соловьев Р.А., Мячиков М.В. Методы повышения производительности вычислений при расчёте метрик надёжности комбинационных логических схем |
| | Щелоков А.Н., Тельпухов Д.В., Соловьев Р.А., Стемпковский А.Л. Улучшение параметров устойчивости логических схем к сбоям с помощью частичного ресинтеза |
| | Иванова Г.А., Соловьев Р.А., Тельпухов Д.В., Щелоков А.Н. Исследование вероятностных методов оценки надежности логических схем |
2017 | |
| | Соловьев Р.А., Тельпухов Д.В., Кустов А.Г., Щелоков А.Н. Реализация сверточной нейронной сети на базе вычислений с фиксированной точкой в ПЛИС |
| | Гуров С.И., Жукова Т.Д., Тельпухов Д.В., Щелоков А.Н. Построение сбоеустойчивых комбинационных схем на основе битовых пространств Хемминга |
| | Stempkovsky A.L., Telpukhov D.V., Soloviev Roman, Telpukhova N.V. Probabilistic methods for reliability evaluation of combinational circuits |
| | Telpukhov D.V., Soloviev Roman, Balaka E.S., Рухлов В.С., Mikhmel A.S. Design features of the RNS-based multipliers using advanced CAD |
| | Балака Е.С., Тельпухов Д.В., Щелоков А.Н. Разработка библиотеки шаблонов модулярных блоков на базе сумматоров с параллельным переносом |
| | Stempkovsky A.L., Telpukhov D.V., Soloviev Roman Accurate Method for Identical Fault Search in Logical Circuits |
| | Стемпковский А.Л., Тельпухов Д.В., Жукова Т.Д., Гуров С.И., Соловьев Р.А. Методы синтеза сбоеустойчивых комбинационных КМОП схем, обеспечивающих автоматическое исправление ошибок |
| | Gavrilov S.V., Gurov S.I., Zhukova T.D., Рухлов В.С., Ryzhova D.I., Telpukhov D.V. Methods to Increase Fault Tolerance of Combinational Integrated Microcircuits by Redundancy Coding |
| | Stempkovsky A.L., Telpukhov D.V., Soloviev Roman, Naviner L., Myachikov M.V. Practical Metrics for Evaluation of Fault-Tolerant Logic Design |
| | Стемпковский А.Л., Соловьев Р.А., Тельпухов Д.В., Кустов А.Г., Рухлов В.С. Автоматическая сегментация спутниковых снимков на базе модифицированной свёрточной нейронной сети UNET |
| | Тельпухов Д.В., Соловьев Р.А. Метод поиска эквивалентных ошибок в логических схемах |
2018 | |
| | Stempkovsky A.L., Telpukhov D.V., Nadolenko V.V. Fast and Accurate Back Propagation Method for Reliability Evaluation of Logic Circuits |
| | Соловьев Р.А., Кустов А.Г., Тельпухов Д.В., Рухлов В.С. Прототипирование высокоскоростной нейронной сети в ПЛИС для классификации изображений видеопотока |
| | Stempkovsky A.L., Telpukhov D.V., Nadolenko V.V. Development of Resynthesis Flow for Improving Logical Masking Features of Combinational Circuits |
| | Тельпухов Д.В. Разработка методов генетического синтеза сбоеустойчивых комбинационных схем |
| | Stempkovsky A.L., Telpukhov D.V., Gurov S.I., Zhukova T.D., Demeneva A.I. R-code for Concurrent Error Detection and Correction in the Logic Circuits |
| | Гаврилов С.В., Гуров С.И., Тельпухов Д.В., Жукова Т.Д. Использование информационной избыточности при построении сбоеустойчивых комбинационных схем |
| | Тельпухов Д.В., Надоленко В.В., Гуров С.И. Вычисление наблюдаемости элементов комбинационных логических схем с использованием бит-параллельного моделирования |
| | Stempkovsky A.L., Telpukhov D.V., Soloviev Roman Fast and Accurate Resource-aware functional ECO Patch Generation Tool |
| | Стемпковский А.Л., Тельпухов Д.В., Соловьев Р.А., Битков Ю.В. Разработка методов автоматизации ресурсоориентированной функциональной коррекции логических схем |
| | Стемпковский А.Л., Тельпухов Д.В., Деменева А.И., Жукова Т.Д. Маршрут проектирования схем функционального контроля комбинационных устройств |
| | Тельпухов Д.В., Жукова Т.Д., Деменева А.И., Гуров С.И. Схема функционального контроля для комбинационных схем на основе R-кода |
2019 | |
| | Telpukhov D.V., Zhukova T.D., Demeneva A.I., Gurov S.I. Automated Synthesis of Fault-Tolerant CED Circuits Based on R-code |
| | Gavrilov S.V., Telpukhov D.V. Automated Evolutionary Design of Fault-tolerant Logic Circuits |
| | Soloviev Roman, Telpukhov D.V., Kustov A.G., Рухлов В.С., Isaeva T.Yu. Real-Time Recognition of Handwritten Digits in FPGA Based on Neural Network with Fixed Point Calculations |
| | Stempkovsky A.L., Telpukhov D.V., Zhukova T.D., Demeneva A.I., Nadolenko V.V., Gurov S.I. Synthesis of a Concurrent Error Detection Circuit Based on the Spectral R-Code with the Partitioning of Outputs into Groups |
| | Тельпухов Д.В., Деменева А.И., Надоленко В.В. Исследование и разработка автоматизированных средств моделирования случайных сбоев в современных комбинационных КМОП ИМС |
| | Стемпковский А.Л., Тельпухов Д.В., Гуров С.И., Жукова Т.Д., Щелоков А.Н., Новиков А.Д. Синтез СФК на основе LDPC кода с использованием мажоритарного декодирования |
| | Соловьев Р.А., Тельпухов Д.В., Кустов А.Г., Исаева Т.Ю., Волков А.А Применение методов модулярной арифметики при разработке аппаратных реализаций нейронных сетей |
| | Soloviev Roman, Kustov A.G., Telpukhov D.V., Рухлов В.С., Kalinin A.A. Fixed-Point Convolutional Neural Network for Real-Time Video Processing in FPGA |
| | Stempkovsky A.L., Telpukhov D.V., Nadolenko V.V. Accurate Soft Error Rate Reduction using Modified Resolution Method |
| | Telpukhov D.V., Nadolenko V.V., Gurov S.I. Computing observability of gates in combinational logic circuits by bit-parallel simulation |
| | Soloviev Roman, Stempkovsky A.L., Telpukhov D.V. Study of fault tolerance methods for hardware implementations of convolutional neural networks |
2020 | |
| | Тельпухов Д.В., Жукова Т.Д., Щелоков А.Н. Анализ характеристик сфк на основе методов избыточного кодирования |
| | Тельпухов Д.В., Надоленко В.В., Деменева А.И., Жукова Т.Д. Методы моделирования радиационно-индуцированных случайных сбоев в комбинационных схемах на схемотехническом и логическом уровне |
| | Жукова Т.Д., Тельпухов Д.В., Щелоков А.Н. Оценка вероятности пропуска ошибки схемой функционального контроля на основе спектрального R-кода |
| | Wang W., Soloviev Roman, Stempkovsky A.L., Telpukhov D.V., Volkov A.A. Method for whale re-identification based on siamese nets and adversarial training |
| | Telpukhov D.V., Soloviev Roman, Рухлов В.С., Khvatov V.M., Mikhmel A.S. Development of a method for timing analysis of reconfigurable system-on-a-chip based on models of special logic elements |
| | Stempkovsky A.L., Telpukhov D.V., Soloviev Roman, Рухлов В.С., Mikhmel A.S. Hardware and software solutions to increase the reliability of combinational logic in the fpga basis |
| | Soloviev Roman, Telpukhov D.V., Mkrtchan I.A., Kustov A.G., Stempkovsky A.L. Hardware implementation of convolutional neural networks based on residue number system |
2021 | |
| | Soloviev Roman, Telpukhov D.V., Romanova I.I., Kustov A.G., Mkrtchan I.A. Real-time Object Detection with FPGA Using CenterNet |
| | Stempkovsky A.L., Telpukhov D.V., Soloviev Roman, Nadolenko V.V. Increasing the Accuracy of Reliability-aware Resynthesis with Standard Cell Reliability Characterization |
| | Romanov A.Yu., Stempkovsky A.L., Lariushkin I.V., Novoselov G.E., Soloviev Roman, Starykh V.A., Romanova I.I., Telpukhov D.V., Mkrtchan I.A. Analysis of Posit and Bfloat Arithmetic of Real Numbers for Machine Learning |
| | Тельпухов Д.В., Жукова Т.Д., Щелоков А.Н., Кретинина П.Д. Применение кода Хэмминга в задаче повышения сбоеустойчивости комбинационных схем |
| | Telpukhov D.V., Zhukova T.D. New Metric for Evaluating the Effectiveness of Redundancy in Fault-Tolerant Logic Circuits |
| | Тельпухов Д.В., Кретинина П.Д., Щелоков А.Н. Реализация средств трёхуровневой минимизации логических функций |
| | Тельпухов Д.В., Жукова Т.Д., Кретинина П.Д. Разработка аналитического метода для выбора наиболее эффективного метода синтеза сбоеустойчивых комбинационных схем |
| | Тельпухов Д.В., Надоленко В.В. Алгоритм логического синтеза сбоеустойчивых схем в технологическом базисе |
| | Stempkovsky A.L., Zhukova T.D., Telpukhov D.V., Gurov S.I. CICADA: A New Tool to Design Circuits with Correction and Detection Abilities |
2022 | |
| | Тельпухов Д.В., Щелоков А.Н., Кураедов В.И., Надоленко В.В. Итеративный алгоритм генерации тестовых последовательностей для цифровых интегральных схем с учетом эквивалентных и доминирующих ошибок |
| | Stempkovsky A.L., Telpukhov D.V., Mkrtchan I.A. Prospect of Analyzing Integrated Circuits Based on Dataset with Synthesis Results |
| | Kuchukov V., Telpukhov D.V., Babenko M., Mkrtchan I.A., Stempkovsky A.L., Kucherov N., Ermakova T., Grigoryan M. Performance Analysis of Hardware Implementations of Reverse Conversion from the Residue Number System |
|