Листинг всех работ автора. Нажмите на название работы чтобы получить по ней полную информацию.
Рыжова Д.И. (Ryzhova D.I.)
2013 | |
| | Гаврилов В.С., Рыжова Д.И., Щелоков А.Н. Метод ускоренного моделирования гетерогенных многоядерных систем на кристалле с реконфигурируемой памятью |
| | Рыжова Д.И. Оценка пикового тока на логическом уровне моделирования |
| | Гаврилов С.В., Рыжова Д.И., Щелоков А.Н. Анализ пикового тока на основе результатов характеризации реальных библиотек логических вентилей |
2014 | |
| | Гаврилов С.В., Иванова Г.А., Рыжова Д.И. Интервальная модель задержек КМОП вентиля |
| | Рыжова Д.И., Гаврилов С.В. Метод оценки пикового тока на логическом уровне с учетом одновременного переключения входов |
| | Волобуев П.С., Гаврилов С.В., Рыжова Д.И. Метод снижения статической мощности КМОП-схем на основе отключающих транзисторов с контролем быстродействия |
| | Гаврилов С.В., Рыжова Д.И., Щелоков А.Н. Методы повышения точности оценки пикового тока на логическом уровне на основе метода резолюций |
| | Волобуев П.С., Рыжова Д.И. Разработка метода оценки площади отключающего транзистора в технологии MTCMOS |
| | Гаврилов С.В., Рыжова Д.И., Щелоков А.Н. Методы повышения точности оценки пикового тока на логическом уровне на основе анализа логических корреляций |
| | Гаврилов С.В., Рыжова Д.И., Стемпковский А.Л. Проблема анализа пикового тока при проектировании сверхбольших интегральных схем на логическом уровне и современные методы ее решения |
2015 | |
| | Гаврилов С.В., Рыжова Д.И. Алгоритм оценки пикового тока на логическом уровне проектирования на основе анализа распространения логических корреляций в схеме |
| | Гаврилов С.В., Иванова Г.А., Рыжова Д.И., Стемпковский А.Л. Методы повышения надежности комбинационных схем на основе мультиинтервального анализа быстродействия |
| | Гаврилов С.В., Иванова Г.А., Рыжова Д.И., Соловьев А.Н., Стемпковский А.Л. Методы синтеза помехозащищенных комбинационных блоков |
| | Волобуев П.С., Гаврилов С.В., Рыжова Д.И., Щелоков А.Н. Оптимизация статической мощности КМОП схем при заданных ограничениях на быстродействие на основе метода отключения питания |
| | Волобуев П.С., Гаврилов С.В., Рыжова Д.И., Стемпковский А.Л. Определение размеров ключевых транзисторов в низкомощных КМОП схемах для метода отключения питания с контролем быстродействия |
2016 | |
| | Гуров С.И., Рыжова Д.И. Алгоритм синтеза цифровых микросхем на основе разложения Э.Н. Гильберта |
| | Гаврилов С.В., Жукова Т.Д., Иванова Г.А., Рыжова Д.И. Методы логико-временного проектирования библиотечных элементов и блоков СБИС для перспективных технологий с вертикальным затвором транзистора |
| | Гаврилов С.В., Жукова Т.Д., Рыжова Д.И. Методы оптимизации схем кодирования на основе диаграмм двоичных решений для синтеза отказоустойчивых микро- и наноэлектронных схем |
| | Гаврилов С.В., Гуров С.И., Жукова Т.Д., Рухлов В.С., Рыжова Д.И., Тельпухов Д.В. Методы повышения сбоеустойчивости комбинационных ИМС на основе избыточного кодирования |
| | Гаврилов С.В., Рыжова Д.И., Северцев В.Н., Щелоков А.Н. Методы логико-топологического синтеза сложно-функциональных блоков в базисе элементов с регулярной топологической структурой в слоях поликремния и диффузии |
| | Гаврилов С.В., Гуров С.И., Жукова Т.Д., Рыжова Д.И. Применение теории кодирования для повышения помехозащищенности комбинационных схем |
| | Gavrilov S.V., Ivanova G.A., Ryzhova D.I., Volobuev P.S. Multi-Interval Static Timing Analysis Accounting Logic Compatibility |
| | Гаврилов С.В., Рыжова Д.И., Стемпковский А.Л. Маршрут логико-топологического синтеза комбинационных схем для КМОП технологий с трехмерным затвором транзистора |
2017 | |
| | Gavrilov S.V., Gurov S.I., Zhukova T.D., Рухлов В.С., Ryzhova D.I., Telpukhov D.V. Methods to Increase Fault Tolerance of Combinational Integrated Microcircuits by Redundancy Coding |
| | Stempkovsky A.L., Gavrilov S.V., Korshunov A.V., Volobuev P.S., Ryzhova D.I. Clustered Voltage Scaling Design Technique for Low-Power Hashing Unit |
| | Garbulina T.V., Gavrilov S.V., Korshunov A.V., Ryzhova D.I., Volobuev P.S. A Technique of ASIC Peak Current Estimation Based on the Resolution Method |
| | Гаврилов С.В., Карева Е.С., Рыжова Д.И., Щелоков А.Н. Методы разработки графовых моделей регулярных структур FinFET транзисторов с независимыми затворами |
| | Гаврилов С.В., Карева Е.С., Рыжова Д.И. Разработка методов проектирования компактной топологии регулярных структур FinFET транзисторов на основе технологии режущих слоев |
| | Гаврилов С.В., Карева Е.С., Рыжова Д.И. Разработка алгоритмов логико-топологического синтеза библиотечных элементов и блоков с регулярной структурой для технологических норм проектирования 32 нм |
2018 | |
| | Рыжова Д.И., Васильев Н.О., Жукова Т.Д. Алгоритм межвентильного ресинтеза на транзисторном уровне для автоматизированного проектирования микроэлектронных схем |
| | Gavrilov S.V., Ryzhova D.I., Vasilyev N.O. Models and Methods of Inter-Gate Resynthesis at The Transistor Level for Nanoelectronic Circuits Based on Finfets |
| | Иванова Г.А., Рыжова Д.И. Методы повышения точности моделирования задержек и пиковых токов комбинационных КМОП-схем на логическом уровне проектирования |
| | Ilin S.A., Ryzhova D.I., Korshunov A.V. Comparative Analysis of Standard Cells Performance for 7nm FinFET and 28nm CMOS Technologies with Considering for Parasitic Elements |
| | Гаврилов С.В., Рыжова Д.И., Щелоков А.Н. Обобщенный метод Гаусса и его применение в маршруте проектирования сверхбольших интегральных схем и систем на кристалле |
2019 | |
| | Gavrilov S.V., Ryzhova D.I., Vasilyev N.O., Zhukova T.D. Algorithm of Structural Optimization for Digital CMOS Circuits |
| | Ivanova G.A., Ryzhova D.I., Gavrilov S.V., Vasilyev N.O., Stempkovsky A.L. Methods and Algorithms for the Logical-Topological Design of Microelectronic Circuits at the Valve and Inter-Valve Levels for Promising Technologies with a Vertical Transistor Gate |
| | Vasilyev N.O., Tiunov I.V., Ryzhova D.I. Resynthesis for FPGA During Technology Mapping Stage |
2020 | |
| | Vasilyev N.O., Tiunov I.V., Ryzhova D.I. The simulated annealing based logical resynthesis method for lut-based fpgas |
| | Васильев Н.О., Тиунов И.В., Рыжова Д.И. Метод логического ресинтеза схем в маршруте проектирования на ПЛИС |
|