Listing of all the works of the author. Click on the work title to get the full information.
Хватов В.М. (Khvatov V.M.)
2016 | |
| | Гарбулина Т.В., Лялинская О.В., Хватов В.М. Повышение эффективности проектирования интегральных схем на ПЛИС с ограниченными трассировочными ресурсами |
| | Хватов В.М. Разработка блоков FIFO в базисе ПЛИС отечественного производства 5510XC с ограниченными трассировочными ресурсами |
2017 | |
| | Гаврилов С.В., Железников Д.А., Хватов В.М. Совместное решение задач трассировки межсоединений с ресинтезом для реконфигурируемых систем на кристалле |
| | Гарбулина Т.В., Хватов В.М. Сравнительный анализ автоматического и полуавтоматического маршрутов проектирования регулярных сложно-функциональных блоков на базе отечественной ПЛИС 5510ХС3Т |
| | Гарбулина Т.В., Хватов В.М. Исследование автоматического и полуавтоматического маршрутов проектирования интегральных схем на примере регулярных сложно-функциональных блоков в базисе ПЛИС 5510ХС3Т |
2018 | |
| | Железников Д.А., Заплетина М.А., Хватов В.М. Исследование механизма разрыва и перетрассировки на этапе топологического синтеза в базисе реконфигурируемых систем на кристалле |
| | Хватов В.М., Лялинская О.В. Методы формирования и верификации библиотек стандартных элементов в составе маршрута проектирования ИС на базе ПЛИС отечественного производства |
| | Гаврилов С.В., Железников Д.А., Чочаев Р.Ж., Хватов В.М. Алгоритм декомпозиции на основе метода имитации отжига для реконфигурируемых систем на кристалле |
| | Gavrilov S.V., Zheleznikov D.A., Khvatov V.M. Solving the Problems of Routing Interconnects with a Resynthesis for Reconfigurable Systems on a Chip |
| | Gavrilov S.V., Zheleznikov D.A., Khvatov V.M., Chochaev R.Zh. Clustering Optimization Based on Simulated Annealing Algorithm for Reconfigurable Systems-On-Chip |
| | Железников Д.А., Заплетина М.А., Хватов В.М. Решение задачи трассировки межсоединений для реконфигурируемых систем на кристалле с различными типами коммутационных элементов |
| | Khvatov V.M., Garbulina T.V. Methods and algorithms of design on domestic FPGAs with given restrictions on routing resources |
2019 | |
| | Gavrilov S.V., Zheleznikov D.A., Zapletina M.A., Khvatov V.M., Chochaev R.Zh., Enns V.I. Layout Synthesis Design Flow for Special-Purpose Reconfigurable Systems-on-a-Chip |
| | Garbulina T.V., Khvatov V.M., Zheleznikov D.A. Development and Verification of Various Formats of Functional Blocks Libraries as a Part of the Design Flow for FPGAs |
| | Zapletina M.A., Zheleznikov D.A., Khvatov V.M. The Rip-up and Reroute Technique Research for Island-Style Reconfigurable System-on-Chip |
2020 | |
| | Гаврилов С.В., Хватов В.М., Железников Д.А., Гарбулина Т.В. Метод статического временного анализа с учетом трассировочных ресурсов для схем на базе реконфигурируемых систем на кристалле |
| | Telpukhov D.V., Soloviev Roman, Рухлов В.С., Khvatov V.M., Mikhmel A.S. Development of a method for timing analysis of reconfigurable system-on-a-chip based on models of special logic elements |
| | Gavrilov S.V., Khvatov V.M., Zheleznikov D.A., Garbulina T.V. Post-route performance estimation method for reconfigurable systems-on-a-chip |
2021 | |
| | Хватов В.М., Гаврилов С.В. Формирование библиотек СФ-блоков в маршруте проектирования пользовательских схем на ПЛИС и РСНК |
| | Эннс В.И., Гаврилов С.В., Хватов В.М., Курбатов В.Г. Проектирование ПЛИС и реконфигурируемых СнК с использованием методов программного анализа и прототипирования |
| | Эннс В.И., Гаврилов С.В., Хватов В.М., Курбатов В.Г. Программное прототипирование и анализ реконфигурируемых интегральных схем с древовидной архитектурой |
| | Khvatov V.M., Zheleznikov D.A. Development of an IP-cores Libraries as Part of the Design Flow of Integrated Circuits on FPGA |
| | Кузьминова Т.Д., Хватов В.М., Железников Д.А. Формирование состава редуцированной библиотеки логических элементов для ПЛИС |
| | Khvatov V.M., Zheleznikov D.A., Gavrilov S.V. Analysis of the Programmable Soft IP-cores Implementation for FPGAs |
2022 | |
| | Khvatov V.M., Gavrilov S.V. Formation of IP-core Libraries in the User IC Design Flow for FPGAs and RSoCs |
| | Khvatov V.M., Zheleznikov D.A. Method for Determining the Optimal Composition of a Reduced Standard Cell Library for FPGA |
2023 | |
| | Хватов В.М. Теоретико-множественное представление сложно-функциональных блоков в системе автоматизированного проектирования интегральных схем на основе реконфигурируемых систем на кристалле |
| | Заплетина М.А., Хватов В.М. Метод динамической характеризации библиотек стандартных ячеек для программируемых логических интегральных схем |
|