Главная  Каталог авторов Каталог трудов Расширенный поиск Добавление статей Регистрация

Листинг всех работ автора. Нажмите на название работы чтобы получить по ней полную информацию.

Рухлов В.С.
2015 
 Тельпухов Д.В., Соловьев Р.А., Рухлов В.С., Поперечный П.С.
Особенности проектирования модулярных многовходовых сумматоров с помощью современных САПР
 Соловьев Р.А., Тельпухов Д.В., Рухлов В.С., Щелоков А.Н.
Автоматическая система тестов для оценки алгоритмов увеличения надежности логических схем
 Стемпковский А.Л., Тельпухов Д.В., Соловьев Р.А., Рухлов В.С.
Тестовая система для сравнения алгоритмов, увеличивающих надежность комбинационных схем
 Балака Е.С., Рухлов В.С., Щелоков А.Н., Михмель А.С.
Применение специального кодирования для повышения надежности вычислительных каналов модулярного устройства
 Амербаев В.М., Соловьев Р.А., Тельпухов Д.В., Поперечный П.С., Рухлов В.С., Щелоков А.Н., Михмель А.С.
Разработка устройства для вычисления результата операции скалярного произведения векторов на базе интрамодулярного разложения комплексных чисел в модулярной арифметике
2016 
 Балака Е.С., Городецкий Д.А., Рухлов В.С., Щелоков А.Н.
Разработка высокоскоростных сумматоров по модулю на базе комбинационных сумматоров с параллельным переносом
 Тельпухов Д.В., Соловьев Р.А., Балака Е.С., Рухлов В.С., Михмель А.С.
Особенности проектирования модулярных умножителей с помощью современных САПР
 Тельпухов Д.В., Рухлов В.С., Рухлов И.С.
Исследование и разработка методов оценки сбоеустойчивости комбинационных схем, реализованных в базисе ПЛИС
 Гаврилов С.В., Гуров С.И., Жукова Т.Д., Рухлов В.С., Рыжова Д.И., Тельпухов Д.В.
Методы повышения сбоеустойчивости комбинационных ИМС на основе избыточного кодирования
 Адамов Ю.Ф., Балака Е.С., Рухлов В.С.
Схемотехника электронных устройств, работающих в условиях электромагнитных помех
2017 
 Telpukhov D.V., Soloviev Roman, Balaka E.S., Рухлов В.С., Mikhmel A.S.
Design features of the RNS-based multipliers using advanced CAD
 Soloviev A., Balaka E.S., Рухлов В.С., Adamov Yu.F.
Design of CMOS amplifiers with extended temperature range
 Соловьев Р.А., Кустов А.Г., Рухлов В.С., Щелоков А.Н., Пузырьков Д.В.
Аппаратная реализация свёрточной нейронной сети в ПЛИС на базе вычислений с фиксированной точкой
 Gavrilov S.V., Gurov S.I., Zhukova T.D., Рухлов В.С., Ryzhova D.I., Telpukhov D.V.
Methods to Increase Fault Tolerance of Combinational Integrated Microcircuits by Redundancy Coding
 Стемпковский А.Л., Соловьев Р.А., Тельпухов Д.В., Кустов А.Г., Рухлов В.С.
Автоматическая сегментация спутниковых снимков на базе модифицированной свёрточной нейронной сети UNET
 Адамов Ю.Ф., Рухлов В.С., Вертянов Д.В., Беляков И.А.
Микромощный низковольтный КМОП дифференциальный усилитель
2018 
 Соловьев Р.А., Кустов А.Г., Тельпухов Д.В., Рухлов В.С.
Прототипирование высокоскоростной нейронной сети в ПЛИС для классификации изображений видеопотока
 Рухлов В.С., Кустов А.Г., Михмель А.С., Исаева Т.Ю.
Вычисление эффекта влияния трассировочных элементов на надежность проекта в базисе программируемых логических интегральных схем
 Соловьев Р.А., Кустов А.Г., Рухлов В.С.
Методика реализации нейронной сети для распознания рукописных цифр в FPGA на основе вычислений с фиксированной точкой
2019 
 Soloviev Roman, Kustov A.G., Telpukhov D.V., Рухлов В.С., Kalinin A.A.
Fixed-Point Convolutional Neural Network for Real-Time Video Processing in FPGA
 Soloviev Roman, Telpukhov D.V., Kustov A.G., Рухлов В.С., Isaeva T.Yu.
Real-Time Recognition of Handwritten Digits in FPGA Based on Neural Network with Fixed Point Calculations
2020 
 Рухлов В.С., Соловьев Р.А., Кустов А.Г.
Программно-аппаратные решения повышения сбоеустойчивости комбинационных схем в базисе ПЛИС с учётом межсоединений и блоков ввода-вывода
 Telpukhov D.V., Soloviev Roman, Рухлов В.С., Khvatov V.M., Mikhmel A.S.
Development of a method for timing analysis of reconfigurable system-on-a-chip based on models of special logic elements
 Stempkovsky A.L., Telpukhov D.V., Soloviev Roman, Рухлов В.С., Mikhmel A.S.
Hardware and software solutions to increase the reliability of combinational logic in the fpga basis
 

Сайт ИППМ    Сайт ИнфоМЭС    Обратная связь

Copyright © 2012-2024 ИППМ РАН. All Rights Reserved.
Обновлённая и существенно переработанная версия системы от 2016 года.

Разработка сайта - ИППМ РАН